# 南 華 大 學

## 資訊管理學系碩士論文

## 以偶角模組列表示法解決 在叢聚限制下不可切割結構之平面規劃問題

Non-Slicing Floorplan with Clustering Constraints Using Corner Block List



中華民國九十一年六月

## 以偶角模組列表示法解決 在叢聚限制下不可切割結構之平面規劃問題 Non-Slicing Floorplan with Clustering Constraints Using Corner Block List

- 研究 生:黃嘉政 Student: Chia-Cheng Huang
- 指導教授: 吴光閔 Advisor: Dr. Guang-Ming Wu

# 南 華 大 學 資 訊 管 理 學 系 碩 士 論 文

#### A Thesis

Submitted to Department of Information Management College of Management Nan-Hua University in partial Fulfillment of the Requirements for the Degree of

Master of Business Administrator

Information Management June 2002 Chaiyi Taiwan, Republic of China.

中華民國 九十一 年 六 月

in

#### 以偶角模組列表示法解決

#### 在叢聚限制下不可切割結構之平面規劃問題

學生:黃嘉政

指導教授:吳光閔

南 華 大 學 資訊管理學系碩士班

#### 摘 要

幾年來半導體產業蓬勃發展,造就了台灣經濟的起飛,但是現 今積體電路晶片之設計,慢慢趨向智慧財產權(IP, Intellectual Property)的方向來設計。所以現在大部份積體電路在設計上,都會 由一種以上的 IP 所組成,因此平面規劃(floorplan)這方面的問題, 就顯得更加地重要。

在平面規劃的問題上,基於電路設計上的需求,某些模組在最 後封裝的時候,必須滿足一些限制條件。而在我們的論文中,我們 是利用偶角模組列(Corner Block List)表示法,配合我們的演算法, 來解決在叢聚限制下之平面規劃問題,最後實驗結果,也証明我們 的演算法有很好的效能。

關鍵字:智慧財產權(intellectual property) 平面規劃(floorplan) 電路設計(circuits design)

ii

### Non-Slicing Floorplan with Clustering Constraints Using Corner Block List

Student : Chia-Cheng Huang

Advisors: Dr. Guang-Ming Wu

### Department of Management Information The M. B. A. Program Nan-Hua University

#### ABSTRACT

Since integrated circuits design are tending to intellectual property (IP) mode. Circuits are composed of IP modules. Therefore, the floorplan problems are become important.

In floorplan, some modules are required to satisfy some constraints in the final packing. In this thesis, we propose an algorithm based on Corner Block List for the floorplan with clustering constraints. Experiment results show that our algorithm is very efficient.

Keywords: intellectual property, floorplan, circuits design

## 誌制

在研讀碩班的這段日子以來,不管是在學校,或是在家裡都發生 了很多困難與挫折。在學校方面的課業上,以及在論文上發生了問題, 有老師熱心與細心的引導,讓我了解到學習與研究的方法,當然透過 與同學間的互動與討論,亦讓我在課業上受益良多,而從整個學習的 過程中,也學會了很多做人處事的道理;在家裡方面,我永遠忘不了 在 90 年 8 月 20 日這天中午,父親因為發生意外離開了我們,讓我感 受到無比的傷痛,與人生的悲傷離合,還好有家人、師長、朋友,以 及同學,在我身邊陪我渡過人生的低潮期,謝謝你們。

所以在此我的論文可以順利完成,我要感謝我的母親,與在一年 前因為意外離開的父親,以及我的家人,對我的支持與鼓勵;還有功 勞最大的就是我的指導教授-吳老師,在我研讀碩士的這段時間,對 我的教導與照顧,謝謝您的用心,還有要感謝口試委員楊老師與王老 師給予許多寶貴的意見;另外還要感謝霈茹、良哲、伊汝、阿福、弘 笙、坤保、吉民,以及許多熱心的朋友與同學,對我的鼓勵與支持, 謝謝大家。

iv

|   | 1 |  |
|---|---|--|
|   | 1 |  |
| H | ł |  |

錄

| 書名頁       | .i     |
|-----------|--------|
| 授權書       | .ii    |
| 論文指導教授推薦函 | . iii  |
| 論文口試委員審定書 | .iv    |
| 中文摘要      | .v     |
| 英文摘要      | .vi    |
| 誌謝        | .vii   |
| 目錄        | . viii |
| 表目錄       | . X    |
| 圖目錄       | .xi    |
|           |        |
| 第一章、前言    | 1      |

| 第二章、 | 問題描述                          | 5  |
|------|-------------------------------|----|
| 第三章、 | CBL ( CORNER BLOCK LIST ) 表示法 | 7  |
| 第一領  | 節 CBL 的模組與平面規劃                | 8  |
| 第二領  | 節偶角(CORNER)模組的插入與刪除           | 11 |
| 第三領  | 简 CBL 的參數                     | 13 |
| 第四領  | 節 成本函數                        | 15 |
| 第五節  | 節 平面規劃與模組擺置演算法                | 15 |
| 第四章  | 我們的演算法                        | 17 |
| 第一領  | 節鄰近解與合理解                      | 17 |
| 第二領  | 简 叢聚的限制式                      | 22 |

| 第三節   | 模擬退火演算法之理論與流程設計                         | 26 |
|-------|-----------------------------------------|----|
| 第五章 實 | 驗結果                                     |    |
| 第六章 結 | 論與未來發展                                  |    |
| 第一節   | 結論                                      | 46 |
| 第二節   | 未來發展                                    | 47 |
|       |                                         |    |
| 參考文獻. | ••••••••••••••••••••••••••••••••••••••• |    |

## 表 目 錄

| 表 | 1: | 平面規劃各表示法之間的分析表  | 7    |
|---|----|-----------------|------|
| 表 | 2: | 模擬退火演算法參數設計表    | . 30 |
| 表 | 3: | MCNC 建構的樣本特徵描述表 | . 31 |
| 表 | 4: | 單一叢聚限制的實驗結果     | . 32 |
| 表 | 5: | 多個叢聚限制的實驗結果     | . 39 |

## 圖 目 錄

| 啚 | 1: 平面規劃模組間的結構 (A)可分割結構 (SLICING STRUCTURE);       |
|---|---------------------------------------------------|
|   | (B)不可分割結構 (NON-SLICING STRUCTURE)2                |
| 啚 | 2: 叢聚限制的範例5                                       |
| 啚 | 3: 水平的限制圖9                                        |
| 圕 | 4: 垂直的限制圖9                                        |
| 啚 | 5: 偶角 ( CORNER ) 模組的方位圖 (A) "B" 為偶角模組 ; (B) "E" 為 |
|   | 偶角模組10                                            |
| 啚 | 6: CBL 刪除模組轉換圖11                                  |
| 啚 | 7: 圖 6 中刪除 " B " 模組後的限制圖 (A)水平限制圖 ; (B)垂直限制       |
|   | 圖12                                               |
| 啚 | 8: CBL 加入模組轉換圖13                                  |
| 啚 | 9: CBL 模組位置的擾動圖 (A)擾動 "B"和 "D" 模組之前; (B)擾動        |
|   | " B " 和 " D " 模組之後18                              |
| 圕 | 10: CBL 模組方向的擾動圖 (A) 模組 "B"方向擾動前; (B) 模組          |
|   | " B"方向擾動後19                                       |
| 圕 | 11: CBL 模組 T 接點數目的擾動圖 (A) 模組 "B"的 T 接點擾動前;        |
|   | (B) 模組"B"的T接點擾動後20                                |
| 圕 | 12: CBL 模組不合理之擾動圖 (A) 擾動 L 產生之不合理解; (B) 擾         |
|   | 動 T 產生之不合理解21                                     |
| 圕 | 13: 叢聚限制演算法24                                     |
| 圕 | 14: CBL 各模組間的相鄰模組25                               |
| 晑 | 15: 模擬退火 (SA) 演算法的搜尋過程                            |

| 圕 | 16: 模擬退火法運作程序的流程圖   | .27 |
|---|---------------------|-----|
| 圕 | 17: xerox-c1 的模組擺置圖 | .33 |
| 圕 | 18: xerox-c2 的模組擺置圖 | .34 |
| 圕 | 19: xerox-c3 的模組擺置圖 | .34 |
| 圕 | 20: HP-C1 的模組擺置圖    | .35 |
| 圖 | 21: HP-C2 的模組擺置圖    | .35 |
| 圖 | 22: HP-C3 的模組擺置圖    | .35 |
| 圖 | 23: APET-C1 的模組擺置圖  | .35 |
| 圖 | 24: APET-C2 的模組擺置圖  | .35 |
| 圖 | 25: APET-C3 的模組擺置圖  | .35 |
| 圖 | 26: AMI33-C1 的模組擺置圖 | .36 |
| 圖 | 27: AMI33-C2 的模組擺置圖 | .36 |
| 圖 | 28: AMI33-C3 的模組擺置圖 | .37 |
| 圖 | 29: AMI49-C1 的模組擺置圖 | .37 |
| 圕 | 30: AMI49-C2 的模組擺置圖 | .38 |
| 圖 | 31: AMI49-C3 的模組擺置圖 | .38 |
| 圕 | 32: XEROX-M1 的模組擺置圖 | .40 |
| 圖 | 33: XEROX-M2 的模組擺置圖 | .41 |
| 圖 | 34: XEROX-M3 的模組擺置圖 | .41 |
| 圖 | 35: HP-M1的模組擺置圖     | .42 |
| 圖 | 36: HP-M2的模組擺置圖     | .42 |
| 圖 | 37: HP-M3的模組擺置圖     | .42 |
| 圖 | 38: APET-M1 的模組擺置圖  | .42 |
| 圕 | 39: APET-M2 的模組擺置圖  | .42 |

| 啚 | 40: АРЕТ-М3 的 | 」模組擺置圖 | 42 |
|---|---------------|--------|----|
| 啚 | 41: АМІЗЗ-М1  | 的模組擺置圖 | 43 |
| 啚 | 42: AMI33-M2  | 的模組擺置圖 | 43 |
| 圕 | 43: AMI33-M3  | 的模組擺置圖 | 44 |
| 圕 | 44: AMI49-M1  | 的模組擺置圖 | 44 |
| 圖 | 45: AMI49-м2  | 的模組擺置圖 | 44 |
| 啚 | 46: AMI49-M3  | 的模組擺置圖 | 45 |

## 第一章、前言

近幾年來半導體產業蓬勃發展,造就了台灣經濟的起飛,但是現 今積體電路(IC) 晶片之設計,慢慢趨向智慧財產權(IP, Intellectual Property)的方向來設計,由於和半導體產業有很大的關連,所以也有 人把它稱為矽智產。現在大部份的積體電路(IC)大多由一種以上的 IP 所組成,因此平面規劃(floorplan)這方面的問題,就顯得更加的重 要。各功能的 IP 模組,就好像是一塊塊大小不同的拼圖一般,所以在 積體電路上,對於不同功能的 IP 組合,如果能在平面規劃的問題上, 得到最佳 IP 模組之組合,那麼對於這個積體電路上之效能,或是對製 造電路整體之成本,會造成相當大之影響,亦因為如此平面規劃在積 體電路之設計流程中,是一個相當重要的研究範疇。

在平面規劃(Floorplan)的問題中,我們可以依據模組之間的排 列結構,把問題分成「可切割的結構(Slicing)」,以及「不可切割的結 構(Non-Slicing)」兩類。前者可切割的結構(Slicing Structure),是在 所組成的模組之中,可以用垂直的切線(Vertical lines),以及水平的切 線(Horizontal lines),把模組切割成不會重疊的數個區塊,如圖 1(a) 所示,圖中  $V_1$ 這條垂直的切線,可以把整個模組切成左右兩邊,而在 左邊的模組,又可以用  $H_1$ 這條水平切線,切成單一的  $a_c$ 兩個模組, 另外在右邊也可以先用一條水平切線  $H_2$ ,分割成上下兩部份,再用  $V_2$ 這條垂直切線,將其完全分割成單一模組  $b_cd$ ,以及 e,所以可以用 這種階層式分割法,將一平面規劃的排列結構,切成單一模組,這種 結構稱為可分割結構;後者不可切割的結構(Non-Slicing Structure),

則是不能用垂直的切線(Vertical lines),以及水平的切線(Horizontal lines),把模組切割成不會重疊的數個區塊,換句話說,就是不屬於可 切割結構的問題,其結構如圖 1(b)所示,圖中 V<sub>1</sub>、V<sub>2</sub>代表垂直的 2 條 切線,而 H<sub>1</sub>、H<sub>2</sub>、H<sub>3</sub>代表水平的 3 條切線,不管從哪一條切線開始分 割,皆不能把模組分割開,這種結構稱為不可切割的結構。



圖 1: 平面規劃模組間的結構 (a)可分割結構 (Slicing Structure); (b) 不可分割結構 (Non-Slicing Structure)

目前提出來解決平面規劃的表示方法,主要分成可切割的結構 (Slicing)與不可切割的結構(Non-Slicing)兩類。前者有分割樹(Slicing tree)[16]和波蘭表示法(Polish Expressing)[17]兩種;後者有序列組 表示法(Sequence-Pair)[12],BSG表示法(Bound-Sliceline-Grid)[14]、 O-Tree 表示法[3]、B\*-tree 表示法[1]、以及 TCG 表示法[10];最近在 2001年提出了一種新的表示法,這種表示法稱為CBI(corner block list) [4,5]表示法,是一種利用在平面規劃右上角的位置,以水平或垂直的 方向加入或移除模組,而且可以控制加入平面規劃空間時,與其要加 入方向切面上,所接觸到的模組數。在這些表示法中,以不可切割結 構(Non-Slicing)中的CBL表示法最新,而且CBL擁有以下的優點,

首先,在建構平面規劃時,只需要在線性時間內就可以完成;再者是 CBL 表示法的組合數,亦比 SP 與 BSG 表示法來的少;還有其所占的 編碼也比較少。

在處理平面規劃(Floorplan)的問題時,就模組的形狀通常可分 為以下三種模組,第一種是固定模組(Hard Module),其長寬都固定, 但是其座標與擺置可以變動的;第二種是彈性模組(Soft Module)[6, 13],其面積不變,不但長寬比率可以在某一範圍內變動,另外座標可 以變動;第三種是直線區域模組(Rectilinear Module)[2,7,8,15, 18],,所組成的模組,必須在長寬固定的矩形範圍限制內,因此所組 成的形狀是固定的,但是所組成的模組之方位與位置,是允許它們變 動的。

但是在積體電路的設計上,除了上述的模組型態外,工業界於設計上提出了一些不同的限制條件,所以在元件的平面規劃問題上,就產生了這些限制式,常見的限制有以下四種:(一)預置模組限制式(Pre-placed Module Constraints),其限制式是指某些模組的座標,因為特定的須求,所以是不可以變動的,目前已經提出的方法,是運用SP表示法[12],以及BSG表示法[15]來表示;(二)範圍限制(Ranges Constraints),其意指的就是,有些固定的模組,必須擺在一固定的區域範圍,目前已經提出的方法,有運用波蘭表示法(Polish Expressing)[19]表示;(三)邊界限制(Boundary Constraints),其意是指在擺置模組的時候,有些模組必須擺置在整個晶片的邊緣,如下方、上方、左方,或者是右方,原因是這些模組要做主要輸出、輸入之途,目前已經提出的方法,有波蘭表示法(Polish Expressing)[20],以及用CBL表示法[11]表示;(四)叢聚限制(Clustering Constraints),其意指的是有

些相同的模組,可能因為功能的需求,因此必須放在一起,以利設計 之需求,以及爾後繞線的成本,所以是一個很重要的限制問題,但是 目前叢聚限制(Clustering Constraints),只有使用過波蘭表示法(Polish Expressing)[21],來解決過叢聚限制之問題,然而波蘭表示法只是一 種僅能處理可分割結構問題之表示法,但如果最佳解沒有落在可分割 結構上,就不能求到較好的解,因為這時候這個較好的解,就是落在 不可分割結構性上。

本篇論文要解決的是叢聚限制(Clustering Constraints)上之問題, 因為目前這個問題,只有做到可切割性結構上,可是平面規劃 (Floorplan)的最佳解,不一定只落在可切割性結構上,這個最佳解 也很有可能會落在不可切割性結構中,因此這就是我們所要解決的問 題,而我們採用的表示法,是運用 CBL 表示法,因為它在解決上述的 邊界限制(Boundary Constraints)上,有非常好的效果,另外在平面規 劃轉擺置上之時間複雜度,只需要 O(n)的時間就可以完成,是一種相 當好的表示法。所以本篇論文在綜合以上 CBL 表示法的優點,我們決 定運用 CBL 表示法,再配合模擬退火(SA, Simulated annealing)演算 法[9],來解決在積體電路規劃上的叢聚限制(Clustering Constraints) 問題,並從中尋找比較好的解。

在實驗上,針對一些 MCNC 所建構的範例,經過我們將演算法撰 寫成程式,其實驗求得的結果,顯示我們所提出來以偶角模組列(CBL) 為基礎的表示法,來解決叢取限制的問題,能求得一個很好的解。接 下來我們在第二章會進行本研究的問題描述;在第三章會介紹 CBL 表 示法;第四章則說明我們的演算法;第五章會顯示實驗的結果;在最 後的第六章,會做結論與對未來之發展。

## 第二章、問題描述

我們將積體電路在處理平面規劃問題時,其所設置的叢聚限制 (clustering constraint)問題定義如下,對於有n個模組之集合 $S, S = \{s_1, s_2, s_3, ..., s_n\}$ ,  $S = \{F, C\}$ , 其中 $F = \{f_1, f_2, ..., f_p\}$ , 且 $f_i$ ? S, 0?i?p, F為一般模組之集合,集合內任何一個模組沒有叢聚之限制,所以這些 模組為可以任意擺放的模組集合。



圖 2: 叢聚限制的範例

定義一: 叢聚限制

本篇論文所定義的叢聚限制(clustering constraint),其指的是任一 參與叢聚之模組,至少會與另一個也是相同群聚之模組,與其幾合學 相鄰接(geometrically adjacent),如圖2所示, s<sub>1</sub>與 s<sub>4</sub>為同一叢聚集合, 所以兩個模組之間有相鄰,因此符合叢聚限制之條件。

而叢聚限制的問題定義如下,  $C = \{C_1, C_2, ..., C_q\}$ ,  $C_i$ ? *S*, 0?*i*? *q*, 其中  $C_q$ 表示在 *C* 叢聚集合中, 其中的一個叢聚(對於任一個  $c_{qi}$ ?  $C_q$ 中, 必定會有至少另一個  $c_{qi}$ ?  $C_q$ , 與其幾合學相鄰接), 所以我們以  $\mathcal{C}_q$ ?

表示  $C_q$ 中參與相同群聚模組的個數,因此 0 ?  $\mathcal{C}_1$  ት  $\mathcal{C}_2$  ት  $\mathcal{C}_3$  ት ... +  $\mathcal{C}_q$  ?? *n*-*p*,此外,對於每個模組  $s_i$ ? *S*,其寬度(width)與高度(height)分 別為  $w_i$ 與  $h_i$ ,而面積為  $a_{i}=w_i h_i$ ,模組  $s_i$ 皆可以自由的旋轉方向(當  $s_i$ 旋轉 90°的時候,等於  $w_i$ 與  $h_i$ 的值互換),而我們的問題定義如下所示:

問題定義:平面規劃合理的擺置方式(feasible placement),其必要的 條件是使每一個 *C<sub>i</sub>*? *C* 滿足叢聚限制的條件,而且在 *S* 中的任兩個 *s<sub>i</sub>* 不可以重疊,若沒有滿足這個條件,則為不合理的解,而最終的目的, 就是我們要求平面規劃問題時,加上叢聚限制條件,在滿足合理的擺 置方式內,求得最小面積 min(*A*)=*HW*。

以圖 2 為例,模組的集合為  $S=\{s_1, s_2, s_3, s_4, s_5, s_6\}$ ,這個集合包含 了六個模組,而在這些集合之中, $C=\{C_1(s_1, s_4), C_2(s_2, s_6)\}$ , $F=\{s_3, s_5\}$ , 這個例子中在叢聚限制的模組,皆在相鄰在一起,所以是一個合理的 平面規劃之排列結構。

## 第三章、CBL (Corner Block List) 表示法

各表示法的組合數目(The number of combinations)與轉成擺置(Placement)的複雜度,如表1所示;從表中我們可以發現到雖然O-tree 有不錯的結果,但是它是只能呈現一種特別的表示方法,就是結合壓 縮左方與下方的晶片,所組成的一種擺置方式(Placement),所以我們 採用了 CBL[4,5](Cornet Block List),這個表示方法,它的組合數(The number of combinations)只有 O(n! 2<sup>3n-3</sup>/n<sup>1.5</sup>)而己,另外在平面規劃(Floorplan)要轉成擺置(Placement)的時間複雜度上,亦只需要 O(n)的時間,就可以完成,因此我們選擇 CBL 這個表示法,做為本研究的表示法。

| 模組結構        | 表示法         | 組合數                      | 轉換成擺置的時間複雜度 |
|-------------|-------------|--------------------------|-------------|
|             | Binary tree | $O(n! 2^{3n-3}/n^{1.5})$ | O(n)        |
| Slicing     | Polish      | $O(n! 2^{3n-3}/n^{1.5})$ | O(n)        |
|             | expression  |                          |             |
|             | SP          | $O((n!)^2)$              | $O(n^2)$    |
|             | BSG         | $n! (n^2, n)$            | $O(n^2)$    |
| Non-Slicing | O-tree      | $O(n! 2^{2n-2}/n^{1.5})$ | O(n)        |
|             | B*-tree     | $O(n! 2^{2n-2}/n^{1.5})$ | O(n)        |
|             | TCG         | $O(n! 2^{2n-2}/n^{1.5})$ | $O(n^2)$    |
|             | CBL         | $O(n! 2^{3n-3}/n^{1.5})$ | O(n)        |

表 1: 平面規劃各表示法之間的分析表

#### 第一節 CBL的模組與平面規劃

平面規劃(Floorplan)是把積體電路中所需要的元件,以水平與 垂直的分割線,在一個矩形的空間中,把這些積體電路元件,規劃在 矩形空間之中,而CBL(Corner Block List)正是其中一種最新的表示 法。

(一) 限制圖 (Constraint Graph)

一個平面規劃(Floorplan)的限制圖,可以用 G=(V, E)來表示, 其中 V 是限制圖中的節點,在平面規劃中,所代表的是模組切面; 而 E 是限制點的邊(Edge),在平面規劃中,所代表的則是每個模 組的名稱,如圖 1(b)中的 a, b, ..., f這些模組。

然而所代表的限制圖,共有兩種類型,第一種是西向東的限制圖,所以用最左邊的邊界為限制圖之起始點,用 W(west)來表示它;而最右邊的邊界為限制圖之終點,所以用 E(east)來表示它,再把中間所代表的節點與切線連接,就是水平的限制圖(HCG, Horizontal constraint graph),如圖3所示;另外一種是南向北的限制圖,所以相對的也是由最下面的切線為限制圖之起點,所以用 S (south)來表示它;而最上邊的邊界為限制圖之終點,所以用 N (north)來表示它,再把中間所代表的節點與切線連接,就是垂 直限制圖(VCG, vertical constraint graph),如圖4所示。總之,利 用這個切線與模組名稱的交互混合使用,就能簡單且明瞭的表示 限制圖。



圖 4: 垂直的限制圖

(二) 偶角的邊 (edge) 與模組 (Block)

其偶角模組的邊,是指在水平限制圖中,指向 *E* 節點的邊, 另外在垂直限制圖中,指向 *N* 節點的邊,這兩者結果之集合,就 是其偶角模組的邊,若以圖 3 水平限制圖為例,指向 *E* 節點的邊 為"b"、"f",以及"e",以圖 4 垂直限制圖為例,指向 *N* 節 點的邊為"a",以及"b",而兩者之集合為"a"、"b"、"f", 以及"e",所以這四個邊就是偶角(corner)的邊;而偶角(corner) 的模組,就是會同時出現在水平限制圖,以及垂直限制圖的邊, 就稱為偶角(corner)模組(Corner Block),就好比在圖 3 的水平 限制圖,與在圖 4 的垂直的限制圖,可以得知"*b*"是偶角(corner) 模組,但是要注意的是,在利用 CBL 表示平面規劃(floorplan) 的時候, CBL 表示法中只會有一個偶角(corner)模組, 如圖 1(b), 如果 "b" 模組被刪除, 那麼 "f" 將變成為偶角(corner) 模組。

(三) 偶角 (corner) 模組的擺置方位 (Orientation)

在定義偶角(corner)模組加入平面規劃的空間時(floorplan room),是以整個CBL表示法之中的偶角(corner)模組為依據, 也就是以偶角(corner)模組左下角的T型接點(T-junction)之 方位,來判斷這個偶角(corner)加入平面規劃空間時的方位為垂 直(Vertical)或水平(Horizontal)方向。

在圖 5(a)中,"b"為偶角(corner)模組,所以用"b"模 組的左下角 T 型接點(T-junction)之方位來判斷,其 T 型接點是 逆時鐘轉 90 度,所以代表這個偶角(corner)模組是垂直方向來 加入平面規劃空間,並以"0"來表示這個偶角(corner)模組是 垂直方向來加入平面規劃空間;但在圖 5(b)中,"e"為偶角 (corner)模組,所以用"e"左下角 T 型接點(T-junction)之方 位來判斷,而這個 T 型接點是逆時鐘轉 180 度,所以代表這個偶 角(corner) 模組是水平方向加入平面規劃空間,並以"1"來表 示這個偶角(corner)模組是水平加入。



圖 5: 偶角 (corner) 模組的方位圖 (a) "b" 為偶角模組; (b) "e" 為偶角模組

第二節 偶角 (corner) 模組的插入與刪除

偶角(corner)模組,是以水平和垂直的方向來插入新的模組,所 以在刪除偶角(corner)模組的時候,也是一樣以原來的水平和垂直方 向來刪除新的模組,並改變最後之偶角(corner)模組之名稱,詳細說 明如下所示:

(一) 刪除偶角 (corner) 模組



圖 6: CBL 刪除模組轉換圖

在刪除偶角(corner)模組的時候,首先要先從這個偶角 (corner)模組的左下角之T型接點,判斷這個偶角(corner)模 組在加入進來時,是以垂直的方向,或者是水平的方向(T型接點 逆時鐘轉90度,代表垂直加入;若是逆時鐘轉180度是水平加 入),得知加入方向後,再依其原來之方向退出,若是垂直方向就 把在偶角(corner)模組下方的水平切線,彈出到最上緣的邊界, 如圖6所示;反之,若是水平方向,就把偶角(corner)模組左邊 的垂直切線,彈出到最右緣的邊界,使其平面規劃空間,又成為 矩形。

除了把偶角 (corner) 模組刪除之外,必須還要改變垂直與水 平之限制圖,所以在刪除"b"模組之後,因為"b"模組是垂直 方向刪除,因此在水平限制圖中,要把路徑"b"刪除,而在垂直 限制圖中,除了要刪除一點節點之外,另外要把"c"與"f"兩條 路徑,由原來刪除的節點,連接到代表最上緣的節點N,這樣就完 成了整個刪除的程序,改變後的限制圖,如圖7所示;相反,若 是刪除的偶角(corner)模組是水平方向的模組,也是必須完成相 同的動作。



圖 7: 圖 6 中刪除 " b " 模組後的限制圖 (a) 水平限制圖; (b) 垂 直限制圖

(二)插入偶角 (corner) 模組

在插入偶角(corner)模組的時候,因為插入模組有兩種方式, 一種是垂直方向插入,另外一種則是水平方向插入。假設要插入 的模組是垂直方向插入平面規劃的空間,則可以想像有一條水平 的切線由上邊緣壓入平面規劃空間,當然這條水平的切線,是可

以決定壓下幾個模組,而壓入之後又形成原來的矩形平面規劃之 空間,如圖 8 所示;相反的,如果是決定以水平的方向插入平面 規劃空間,其不同的是這條切線變成垂直切線,壓入的方向也變 成了從右邊緣壓入平面規劃空間。



圖 8: CBL 加入模組轉換圖

插入"*b*"模組之後,亦要改變限制圖的結構,也就是說要在 水平的限制圖中加入一條路徑"*b*",而在垂直限制圖中,必須加 入一個新的節點,與一條新的路徑"*b*",其限制圖轉換就如同從 圖 7 的限制圖,轉換成圖 3 與圖 4 的限制圖。

第三節 CBL 的參數

CBL 是以遞迴(Recursive)的方式,由後向前的一種記錄結 構,除了初始值的模組只有記錄模組名稱外,僅接在初始模組後 之模組,除了也有記錄組除名稱外,另外還有記錄二個參數,偶 角(corner)模組的方位(Corner block orientation),與模組的切線, 共壓入幾個 T 型接點(number of T-junctions uncovered),因此綜合

上面所描述的參數, CBL 共有三個參數, 第一個是記錄模組的名稱(S), 第二個是記錄模組垂直或水平加入平面規劃空間的方位(L), 第三個則是記錄模組的切線, 共壓入幾個 T 型接點(T), 要注意的是,這些參數是從後面遞迴的方式記錄回來, 但是最後會只剩下一個模組, 沒有記錄 L 和 T 參數, 也就是 CBL 的初始模組。

第一個參數 "*S*" 是直接記錄模組名稱,第二個參數 "*L*" 是 以 "0" 來表示垂直方向加入模組,以 "1" 來表示水平方向來加 入模組;但是,"*T*"這個參數和其它參數比較不一樣的記錄方 式,"*T*"是以 "1"的個數來表示所壓入的 T 型接點的個數,並 且在這些 "1"後面,加一個 "0",而加 "0"的目的,是為了要 與後者做分隔,因此在從後面讀取 "*T*"這個參數的時候,如果遇 到 "0",要先再判斷前一個參數是不是 "1",如果答案是的話, 那就是有 T 型接點,否則者沒有任何的 T 型接點與偶角 (corner) 模組的切線相鄰。

若以圖 6 為例子的話, 其 "*b*"模組要被刪除,可以從記錄 中知道 *S*, *L*, *T* 這三個參數資訊,而我們可以知道 "*b*"模組記錄的 資訊是(*b*, 0, 10),而接下來的順序是 "*f*"、 "*e*"、 "*c*"、 "*a*", 以及 "*d*"模組,上面是以遞迴的方式由後向前,但是 CBL 資訊 的記錄方式 (*S*, *L*, *T*)分別為 *S*=(*d*, *a*, *c*, *e*, *f*, *b*), *L*=(01100),與 *T*=(0010010)。

我們要求 CBL 表示法的成本函數時,要先把 CBL 表示法轉換成 圖 3 的水平限制圖,與圖 4 的垂直限制式,在這兩個限制圖形中分別 求出其限制圖的最長路徑,再求得最長路徑後,前者圖 3 的水平限制 圖,它的最長路徑是代表積體電路擺置的寬,而後者圖 4 的垂直限制 圖,它的最長路徑是代表積體電路擺置的高,把兩者相乘,則可以得 到我們想要的成本函數 (cost function),也就是積體電路擺置的面積。

我們定義水平限制圖的最長路徑,為  $max\{W E\}$ ;而垂直限制圖的最長路徑,為  $max\{S N\}$ , W(p)代表其權重值,所以我們的成本函數為:

 $Cost=(max\{w_1(p):W \in E\})*(max\{w_2(p):S \in N\})$ 

#### 第五節 平面規劃與模組擺置演算法

根據模擬退火(SA, Simulated annealing)演算法,可以知道 要求鄰近解,就要試圖改變鄰近的參數,看看結果有沒有預期的 好,因此表示法就要有一種本身的擾動方式,而 CBL 本身也有自 己的擾動方式,如下所示:

(一)交換擾動模組和模組之間的順序

隨機取任兩個模組,但是不包括初始模組,再把這兩個模組交 換位置,做為擾動方式。

- (二) 隨機擾動 L 這個參數的加入方向(垂直/水平):
  - 把"0"改變為"1"(垂直改水平),或者是把"1"改變為 "0"(水平改垂直)。
- $(\Xi)$  隨機擾動 T 這個參數的 T 接點數目:
  - 把"1"改變成"0",也就是說原本只接觸一個 T 型接點的, 改變成沒有;相反的,或者把"0"改變成"1",就是原本沒 有接觸 T 型接點的,改變成接觸到一個 T 型接點。
- (四) 把模組轉換角度:
  - 可以把模組在原來的狀態下,轉90度、180度,或者是270度,來擾動組合方式。
- (五) 將模組倒轉:
  - 把模組在垂直與水平之間的位置,倒轉模組的位置,來擾動組合的方式。
- (六) 置換初始的模組:
  - 隨機取一個不是初始的模組,把這個模組當做是代替最初始的 模組,兩者交換替代,做為一種擾動方式。

在上面第四點和第五點的擾動方式,和其它比較不同的是,它不 是藉由移動或改變其方向,而是利用轉動模組,讓其長寬變動,來尋 找出最佳化的解。

## 第四章 我們的演算法

在本研究中,我們使用 CBL 表示法,與模擬退火(SA, simulated annealing)演算法,來發展出我們的演算法,用來解決積體電路在進行平面規劃上之叢聚限制(Clustering Constraints)問題。然而運用模擬退火法與 CBL 表示法,來解決叢聚限制(Clustering Constraints)的問題,要得到最佳解,就需要注意鄰近解與合理解、叢聚的限制式、成本函數,以及模擬退火演算法之流程,而更詳盡地介紹如下所示。

第一節 鄰近解與合理解

在模擬退火演算法之中,有一個重要的流程,就是要擾動表示法之中的參數,利用這種擾動的方式,產生一個鄰近解,然後再進行判斷, 比較這個新產生的鄰近解,是否有比原來的解更好,如果有就直接接 受,但是若沒有的話,還有一個機制會以機率的方式,來決定要不要 接受這個新解,不過隨著溫度的降低,這個機率也會跟著降低,以致 求到最佳解,但是 CBL 在進行擾動的時候,可能所產生的鄰近解,並 不是一個合理解,所以若其鄰近解,不是一個合理解,我們想了一些 機制,使其轉換成合理解,以確保每一次擾動皆能產生效果。

(一) CBL 產生鄰近解的擾動方式

在本研究對 CBL 表示法的擾動方式,我們利用了 CBL 的三組 參數(*S*,*L*,*T*),以及模組轉向 90 度,這四種的擾動方式,來產生 鄰近的解,而其擾動方式,如下所示:

1.模組位置的擾動:

利用隨機亂數,任意取在平面規劃空間中的任兩個模組,也 就是說在 S 參數中的任兩個模組,再將這兩個模組互換,但是不 改變模組的加入方向與 T 接點的數目,以利鄰近解之產生。



圖 9: CBL模組位置的擾動圖 (a)擾動 "b"和"d"模組之前; (b) 擾動 "b"和 "d"模組之後

如圖 9 所示,假定由隨機亂數,選定兩個模組 "b"與"d", 這兩個模組原來平面規劃空間中,在兩個不同的位置,但是為了 要擾動產生鄰近解,我們將兩個模組的位置互換,但是並不改變 CBL 另外兩個參數 L 與 T,以確保產生的解是鄰近解。 2.模組方向的擾動:

利用隨機亂數,選定一個模組,若是這個模組,原來是垂直 方向加入平面規劃空間(*L*=0),則把它改成水平方向加入規劃空 間(*L*=1);相反的若是原來為水平方向加入規劃空間(*L*=1), 則把它改成垂直方向加入平面規劃空間(*L*=0),利用這種方式來 擾動產生鄰近解,但是這種擾動方式,可能會產生不合理解,再 不合理解部份,以下會再詳盡說明。

如圖 10 所示,假設隨機亂數取到"b"模組,原來的"b"

模組是垂直方向加入平面規劃空間 (*L*=0), 但是我們為了要擾動 產生鄰近解,則把"*b*"模組改成水平方向加入規劃空間(*L*=1), 但是並不改變 CBL 其它的 *S* 與 *T* 兩個參數,以確保產生的解是 鄰近解。





3.T 接點數目的擾動:

利用隨機亂數,選定一個模組,再擾動這個模組與平面規劃 空間接觸切線之T型接點的數目,就好比原來如果這個切線上沒 有任何的T型接點,那麼就把它改變為有T型接點;相反的,如 果這個切線上已經有T型接點,那麼就把它改變成沒有T型接 點,利用這種方式來擾動產生鄰近解,和模組方向的擾動方式一 樣,可能會產生不合理解,不合理解部份,會再以下做詳盡說明。

如圖 11 所示,假設隨機亂數取到"*b*"模組,那麼就先判斷 這個模組與平面規劃空間接觸的 T 型接點的數目,我們可以知道 "*b*"模組共有一個 T 型的接點,也就是在這個參數中 *T*=10,所 以為了擾動產生鄰近解,我們把"*b*"模組的 *T* 這個參數,改變 成 *T*=0,也就是與切線間沒有任何 T 型的接點,但是並不改變其

它兩個參數 S 與 L,以確保產生的解是鄰近解。



圖 11: CBL 模組 T 接點數目的擾動圖 (a) 模組 "b"的 T 接點擾 動前; (b) 模組 "b"的 T 接點擾動後

4.模組轉向 90 度的擾動方式:

利用隨機亂數,選定一個模組,然後再將此模組轉向90度, 其做法是將此模組的長寬互換,利用這種擾動的方式,求一個新 的鄰近解。

(二) 合理解

在上述四種擾動方式中,分別為模組位置的擾動、模組方向 的擾動、T型接點數目的擾動,以及模組轉向 90 度擾動四種。模 組位置擾動與模組轉向 90 度擾動方式,不會產生不合理解的情況 發生;但是模組方向的擾動與 T 型接點數目的擾動二種,則會有 不合理的情況發生,如下所示:

1.擾動模組方向會產生的不合理解:

我們在擾動模組方向之後,也就是水平方向改變成垂直方向,或者是水平方向改變成垂直方向加入平面規劃空間時,若是

在 CBL 中這個模組的 T=01,代表在原來方向的切線有一個以上 的 T 型接點,但是在另外一個方向的切線,卻是只有一個 T 型接 點,那麼在這裡就會產生不合理性,若發生這種情況,我們為了 確保每次都能正確有效的擾動,所以如果發生擾動方向後,其模 組欲加入的 T 型接點數,大於加入切線上之 T 型接點,在這裡我 們會把模組的 T 型接點數,減至小於切線上之 T 型接點數,以致 確保在每一次擾動,都能得到一個正確的鄰近解,如圖 12(a)所 示,原本垂直加入模組,後來改變成水平加入模組,但是在垂直 加入時,壓入二個 T 型接點,但是改成水平的時候,卻因為右邊 緣的 T 型接點只有一個,所以產生不合理解,為了讓擾動動作確 實,我們解決的方式就是減少壓入的 T 型接點,讓其擾動產生的 解合理,以達擾動之目的。



圖 12: CBL 模組不合理之擾動圖 (a) 擾動 L 產生之不合理解; (b) 擾 動 T 產生之不合理解

2.擾動 T 型接點數目會產生的不合理解:

同樣的,若是我們擾動這個 CBL 中的 T 這個參數,也可能 會產生不合理解,這道理是相同的,在擾動 T 型接點數目之後, 其模組欲加入的 T 型接點數,大於加入切線上之 T 型接點,在這 裡和處理上述的不合理情形相同,我們會把模組的 T 型接點數, 減至小於切線上之 T 型接點數,以致於確保每一次擾動,都能得 到一個正確的鄰近解,如例圖 12(b)所示,原本"*b*"模組如 12(a) 在加入的時候是壓入二個 T 型接點,但是在我們擾動之後,變成 了要壓入三個 T 型接點,可是在欲加入方向之 T 型接點數只有兩 個,所以在這裡為了擾動之確實,因此我們把欲壓入的 T 型接點 數目減少,以達擾動之目的。

第二節 叢聚的限制式

在積體電路上,有些元件必須設計在鄰近的位置上,這也是本研 究所要利用 CBL 表示法,來表示並滿足業叢聚限制,因此除了上述擾 動的結果必須是合理的鄰近解之外,還是滿足叢聚的限制式,才是我 們所要的擾動之後的合理鄰近解。

為了判斷某一個模組和必須設計在一起的模組,在 CBL 表示法之 中,是否有相鄰,以致於滿足叢聚的限制,因此我們必須記錄 CBL 表 示法中,其任一個模組,的上、下、左,以及右邊的兩條水平與兩條 垂直切線,所有相鄰的模組,並把這四個方向切線所相鄰的模組,分 別記錄在四個參數之中。

其叢聚限制式如圖 12 之演算法所示, adjacent(*S*, *L*, *T*)演算法有三 個參數,分別為 *S*、*L*,以及 *T* 三個參數,在圖 12 中,2-4 行中分別對 三個參數做定義,*S* 為每一個 *s*<sub>i</sub>模組之集合;*L* 為每一個 *s*<sub>i</sub>要加入時, 所要依據的方向集合,其方向值有 0 和 1 兩種,"0"代表 *s*<sub>i</sub>是垂直加 入,而"1"代表 *si* 是水平加入;*T* 為每一個 *s*<sub>i</sub>要加入時,所要依據的

T型接點相鄰數,其方向有 0、10 與 110,而第一個 0 代表沒有與任何 T 型接點相鄰,但是後兩者中的 1 代表與幾個 T 型接點相鄰,並用 0 來做分隔。在第 5 行的時候,把我們要記錄的上、下、左、右四個陣 列清為空集合( $s_j$ Top=null;  $s_i$ Bottom= null;  $s_j$ Left= null;  $s_j$ Right = null; ),以利程式中之重新記錄。

如第 6 行所示,程式是對 S 集合中,每一個 s<sub>i</sub>來做,其構加分成 二大部份,第一部份為第 7-16 行,模組為垂直方向加入時之程序,第 二部份為 17-26 行,模組為水平力入時之程序,以下分別對這二大部份 做更請盡的說明。

第一部份,為模組加入時,以垂直方向加入(*l*=0),如圖 10(a)所 示,所以在第8行的時候,我們要判斷其加入時,共與幾個T型接點 相鄰,這影響到這個加入的新偶角(corner block),與幾個上邊緣的模 組相鄰,所以會依據T型接點數與模組的寬,來判斷執行幾次迴圈, 而9-11行就是分別記錄新模組的下邊緣,與上邊緣模組的上邊緣,之 間的相鄰記錄。在加入之後,這一個新加入的偶角,會與其左邊的模 組有左右關係,而12-16就是處理與左邊模組的左右關係,但是在最後 這個新加入的偶角模組,除了會影響到上邊緣的排列外,也會影響到 右邊緣模組的排列,所以我們除了把新偶角模組放入上邊緣堆疊 (Top\_Stack)外,也要把這個新加入的偶角模組放入右邊緣的堆疊 (Right\_Stack)中,以利爾後模組若是以水平方向加入時之處理。

第二部份,為模組加入時,以水平方向加入(*l<sub>i</sub>*=1),如圖 10(b)所示,在程序上和第一部份非常類似,只是在記錄的方向由垂直的上下 方向,改水平的左右方向,所以在第 18 行的時候,我們要判斷其加入 時,共與幾個 T 型接點相鄰,這影響到這個加入的新偶角(corner

block),與幾個右邊緣的模組相鄰,所以會依據 T 型接點數與模組的高,來判斷執行幾次迴圈,而 19-21 行就是分別記錄新模組的左邊緣, 與右邊緣模組的右邊緣,之間的相鄰記錄。在加入之後,這一個新加

1.Algorithm Adjacent(S, L, T) 2.  $S = \{S_1, S_2, \dots, S_n\}$ , where  $s_i$  is each rectangular module 3.  $L = \{l_1, l_2, \dots, l_n\}$ , where  $l_i$  is each rectangular module inserted according to its orientation.  $(l_i=1 \text{ or } l_i=0)$  $T = \{t_1, t_2, \dots, t_n\}$ , where t<sub>i</sub> is each rectangular module inserted according 4. to its T-junctions. ( $t_i=0$ ,  $t_i=01$  or  $t_i=011$ ) 5. S<sub>i</sub>\_TOP=NULL; S<sub>i</sub>\_BOTTOM=NULL; S<sub>i</sub>\_LEFT=NULL; S<sub>i</sub> RIGHT=NULL 6. For each block  $S_i$  in S do if  $l_i=0$  then /\*  $l_i=0$ , vertical orientation\*/ 7 8. for n=0 to  $t_i$ 9. *s<sub>i</sub>* POP and delete from Top\_Stack 10  $s_i$ \_Bottom  $s_i$ \_Bottom+ $s_i$ 11  $s_i$ \_Top  $s_i$ \_Top+ $s_i$ *s<sub>i</sub>* Pop from Top\_Stack 12 13 s<sub>i</sub>\_Left s<sub>i</sub> Left+ $s_i$ 14  $s_i$ \_Right  $s_i$ \_Right  $+s_i$ 15 PUSH *s<sub>i</sub>* from Top\_Stack 16 PUSH s<sub>i</sub> from Top\_Stack and Right\_Stack else /\*  $l_i=1$ , horizontal orientation\*/ 17. 18. for n=0 to  $t_i$ *s<sub>i</sub>* POP and delete from Right\_Stack 19. 20.  $s_i\_Left \quad s_i\_Left+s_i$ 21.  $s_i$ \_Right  $s_i$ \_Right+ $s_i$ 22. *s<sub>i</sub>* POP from Right\_Stack 23.  $s_i$ \_Bottom  $s_i$ \_Bottom+ $s_i$ 24.  $s_i$ Top  $s_i$ Top  $+s_i$ 25. PUSH s<sub>i</sub> from Right\_Stack 26. PUSH *s<sub>i</sub>* from Right\_Stack and Top\_Stack

#### 圖 13: 叢聚限制演算法

入的偶角,會與其下邊的模組有上下關係,而 24-26 就是處理與下邊模 組的上下關係,但是在最後這個新加入的偶角模組,除了會影響到右 邊緣的排列外,也會影響到上邊緣模組的排列,所以我們除了把新偶 角模組放入右邊緣堆疊外,也要把這個新加入的偶角模組放入上邊緣 的堆疊中,以利爾後模組若是以垂直方向加入時之處理。

如圖 13 所示,將模組四邊的切線,每一個切線所相鄰的模組,全 部記錄在圖 13 的表中,這樣的話我們就可以清楚的找到每個模組,是 否有和某個模組相鄰在一起,例如模組"c",我們從圖 13 中,就可 以很快的找出其相鄰的模組,與"c"在上切線相鄰的有"b",在下 切線相鄰的有"d",在左切線相鄰的有"a",以及在右切線相鄰的 有"e"與"f"。我們用一個四維陣列 abut(*T*, *B*, *L*, *R*)的方式,把圖 13 內的表中資訊,儲存在四維陣列中,以列判斷模組和模組間是否有符 合叢聚的關係,以達到我們所以的合理鄰近解,當然若沒有符合叢聚 的關係,那我們一樣要拋棄這個不合理的鄰近解,再從新尋找一個合 理的鄰近解。

|   | 上    | 下                   | 左    | 右                   |
|---|------|---------------------|------|---------------------|
| а | 1    | d                   | -    | <i>b</i> , <i>c</i> |
| b | 1    | <i>c</i> , <i>f</i> | а    | -                   |
| с | b    | d                   | а    | е, f                |
| d | а, с | -                   | -    | е                   |
| е | f    | -                   | c, d | -                   |
| f | b    | е                   | С    | _                   |



-:代表沒有任何模組相鄰



第三節 模擬退火演算法之理論與流程設計

在傳統的最佳解方法中,大部份都是以梯度為基礎(Gradient based) 之局部插尋法,而這種梯度為基礎的尋找法是利用目標函數(objective function)與限制函數(constraint function)的梯度關係,來決定其搜尋 的方向,但是這種搜尋方式,屬於非線性規劃(Non-linear Programming) 之方法,所以基本上這種搜尋法,僅能求得距起始設計點,最近的一 相對最佳解,也就是最後的解,可能會落在局部的最佳解。



但是在演擬退火法 (SA, simulated annealing), 在設計變數的種類,以 及在設計問題的設計空間形式上,並沒有做任何的限制,而且在設計 若是在初始狀態 (溫度高的時候), 會有較大的機率接受能量變大的設 計,因此有跳脫局部最佳解的能力,所以模擬退火法,是一種屬於全 域搜尋法,如圖 14 所示,在使用上只須要利用限制函數與目標函數, 就可有效的使用在各種不同的最佳化問題中,求得想要的最佳解。

(一) 模擬退火法之基本理論

摸擬退火法的基本理論,是發展自統計力學方面而來,它之所以能應 用於解全域最佳解的問題,源自於在物理現象中,金屬物質在退火的



過程,與在解全域最佳解問題,兩者之間的求解過程非常的相似。在 進行退火處理的金屬物質,會先把金屬加至高溫,使其金屬結構中的 原子,其這些原子間的金屬鍵變弱,讓這些金屬原子能自由的運動, 當然在這些金屬原子移動後,會重新的排列組合,而金屬的結構也會 隨著增加或減少其位能,但是金屬原子在的自由運動,大部份會尋求 最低能量之狀態。而隨著溫度的下降,金屬原子的自由運動也會隨之 下降,而使金屬呈現最低能量狀態,但是有一要件,就是退火度下降 速率不能太快。基本上模擬退火演算法,和上述的金屬退火的情況非 常的類似。模擬退火演算法,在解最佳解的問題上,會有一個合理解 的區域,在這個區域內有很多組的合理解,利用各種表示法的擾動方 式,產生一個鄰近的合理解,這個解可能會比目標函數小,或者大; 比目標函數小的話,就會接受這個新解,但是,初始在溫度高的時候, 即使擾動後的目標函數值增加,會有一個機率值,來判定接受與否, 但是隨著溫度的下降,慢慢這個接受的機率就會減低,使最後求得的 結果為全域最佳解。

(二) 模擬退火法之流程

本研究在利用模擬退火法時,其程式流程如圖 15 所示,其詳 盡的程式流程步驟如下所示:

- 1. 流程一:參數設定
- 2. 流程二: 產生初始解
- 3. 流程三:計算目標函數
- 4. 流程四: 產生合理新解
- 5. 流程五:計算新解目標函數
- 6. 流程六:進入 Metropolis 抽樣演算法

7. 流程七:是否滿足降溫條件

8. 流程八: 將最佳解的結果輸出

(三) 模擬退火法之參數

模擬退火法主要是發展於物理現象 - 金屬物質退火過程的方 式而來,在物理現象,會隨著各種不同的金屬材料,而在退火溫 度的範圍,以及退火過程也會有所相異,因此在模擬退火演算法 中,也要設定初始溫度來代表金屬退中過程中,加至最高溫的溫 度,另外,也要設計溫度的下降速率,來表示金屬退火過程中, 溫度的下降,當溫度完全下降時,也就是代表退火程序完成。

經過以上的論述,可以知道模擬退火演算法,最基本的參數 為初始溫度、結束溫度,以及溫度下降速率。另外模擬退火演算 法,仍然須要一個產生新的合理解時,與舊的合理解做比較的機 制,這個機制是,在新的鄰近合理解,比舊的合理解低時,則接 受新的鄰近合理解;相反的,若新的鄰近合理解,沒有比舊的合 理解來的低,那麼就要透過 exp(-? *E/KT*)所產生的數值,以機率來 判定能不能接受這個較差的新鄰近合理解,當然這個接受的機 率,會隨著溫度的下降,慢慢的減低。而以下就是我們在運用模 擬退火演算法各參數之變數。

1. Ts: 初始溫度, 也就是金屬加熱中的最高溫度

- 2. Te: 結束溫度
- 3.?:降溫係數

4. L: 擾動次數

5.T:最大疊代次數

- 6. *K*:波茲曼常數(在本研究令 *K*=1,所以模擬退火過程中,不會出現)
- 各參數的設定值如下表所示

表 2: 模擬退火演算法參數設計表

| 編號 | 參數 | 參數名稱   | 參數值  |
|----|----|--------|------|
| 1  | Ts | 初始溫度   | 1000 |
| 2  | Te | 結束溫度   | 1    |
| 3  | ?  | 降溫係數   | 0.95 |
| 4  | L  | 擾動次數   | 1000 |
| 5  | Т  | 最大疊代次數 | 135  |
| 6  | K  | 波茲曼常數  | 1    |

## 第五章 實驗結果

本研究的實驗樣本,來自於 MCNC 所建構的樣本,其主要的樣本 有 xerox, hp、apet、ami33,以及 ami49 五個實驗樣本。這些樣本有不 同的模組個數與面積,其樣本的特徵描述,如表 3 所示。

而我們的實驗的方式,分成單一叢聚集合,以及多個叢聚集合兩 種方式來進行。在參數方面,經過我們多次的實驗結果發現模擬退火 法的初始溫度設定在 1000 度,每個溫度擾動次數設在模組個數的 400 倍,當擾動完成後每次溫度下降 0.95 的倍數,再重覆模組個數的 400 倍次之擾動,直到低於 1 度,或者每個溫度成本下降幅度低於 0.05%, 則停止程式。在實驗平台方面,我們的演算法是以 Visual Basic 6來撰 寫,作業環境則是在 Windows 2000 的作業系統下,CPU 是 Pentium III 300,以及記憶體 128M Bytes 上的機器來進行實驗。

| 樣本名稱  | 模組個數 | 樣本面積(mm <sup>2</sup> ) |
|-------|------|------------------------|
| xerox | 10   | 19.350296              |
| hp    | 11   | 8.830584               |
| apet  | 9    | 46.561628              |
| ami33 | 33   | 1.156449               |
| ami49 | 49   | 35.445424              |

| 表 | 3:         | MCNC    | 建構的樣本特徵描述表 |  |
|---|------------|---------|------------|--|
| ~ | <b>···</b> | 1110110 |            |  |

首先,在單一叢聚集合的方式,是從每一個實驗樣本中,以隨機 的方式,選取 20%的模組,以這些選取的模組,當做叢聚限制的模組

集合,如表3所示,就好比在 ami33 中選取 33 個模組中的 20%,也就 是7 個模組來當作叢聚限制之集合;而在 ami49 中選取 49 個模組中的 20%,也就是 10 個模組來當作叢聚限制之集合。對於每一個樣本,我 們做三次的實驗,而每次的實驗,我們會重新選取不同模組當作叢聚 集合,其實驗的結果如表4所示。

| 様本    | 叢聚集合 | 模組個數 | 叢聚個數 | 閒置空   | 時間(分) |    |  |
|-------|------|------|------|-------|-------|----|--|
|       |      |      |      | 個別    | 平均    | /  |  |
|       | c1   | 10   | 2    | 5.315 |       | 25 |  |
| xerox | c2   | 10   | 2    | 5.693 | 5.845 | 22 |  |
|       | c3   | 10   | 2    | 6.529 |       | 23 |  |
|       | c1   | 11   | 3    | 6.072 |       | 30 |  |
| hp    | c2   | 11   | 3    | 6.432 | 6.312 | 35 |  |
|       | c3   | 11   | 3    | 6.432 |       | 32 |  |
|       | c1   | 9    | 2    | 2.077 |       | 16 |  |
| apet  | c2   | 9    | 2    | 2.077 | 2.077 | 18 |  |
|       | c3   | 9    | 2    | 2.077 |       | 16 |  |
|       | c1   | 33   | 7    | 8.533 |       | 60 |  |
| ami33 | c2   | 33   | 7    | 8.787 | 8.771 | 50 |  |
|       | c3   | 33   | 7    | 8.995 |       | 55 |  |
| ami49 | c1   | 49   | 10   | 8.575 |       | 90 |  |
|       | c2   | 49   | 10   | 8.805 | 8.783 | 85 |  |
|       | c3   | 49   | 10   | 8.969 |       | 92 |  |

表 4: 單一叢聚限制的實驗結果

在表 4 之中,我們分別對每一個樣本做三次實驗,然後在把三次 的實驗結果做平均,其 xerox 在單一叢聚,叢聚的模組個數為 2 的限制 下,平均的閒置空間是 5.845%;hp 在單一叢聚,叢聚的模組個數為 3 的限制下,平均的閒置空間是 6.312%;apet 在單一叢聚,叢聚的模組 個數為 2 的限制下,平均閒置空間是 2.077%,ami33 在單一叢聚,叢 聚的模組個數為 7 的限制下,平均閒置空間是 8.771%,ami49 在單一 叢聚,叢聚的模組個數為 10 的限制下,平均閒置空間是 8.783%;這些 樣本經過實驗,都可以得到很好的結果。



圖 17: xerox-c1 的模組擺置圖



圖 18: xerox-c2 的模組擺置圖



圖 19: xerox-c3 的模組擺置圖



圖 20: hp-c1 的模組擺置圖



圖 21: hp-c2 的模組擺置圖



圖 22: hp-c3 的模組擺置圖



| 32 |    |      |  |  | 18 |    |         |    | 27 |  |
|----|----|------|--|--|----|----|---------|----|----|--|
| 22 |    | 12 2 |  |  | 24 |    | 4<br>10 | 17 |    |  |
|    |    |      |  |  | 25 | 5  | 16      |    |    |  |
|    |    | 26   |  |  |    | 28 |         |    |    |  |
| 1  |    |      |  |  | 7  |    | 6 30    |    |    |  |
| 14 |    | 19   |  |  |    |    |         |    | 11 |  |
| 0  |    | 15   |  |  | 21 |    | 29      |    | 13 |  |
| ,  |    | 15   |  |  |    |    |         | 4  | 33 |  |
|    |    | 8    |  |  |    |    |         |    | 31 |  |
| 3  | 23 |      |  |  | 20 | )  |         |    | 5  |  |







| 32 |           |    |    |   | 18 |  |    |   | 2  | 27 |
|----|-----------|----|----|---|----|--|----|---|----|----|
| 22 |           |    |    |   | 25 |  | 33 |   | L  |    |
|    | $ ^{2}$ 1 |    | 12 | 2 |    |  | 10 | 1 |    | 7  |
|    |           |    |    |   | 24 |  | 15 |   |    |    |
|    | 20        |    |    | 1 |    |  | 16 |   |    |    |
| 1  |           |    |    |   | 7  |  | 6  |   |    | 1  |
| 19 |           | 14 |    |   |    |  |    | ŀ | 5  | 5  |
|    |           |    |    |   |    |  |    | ſ | 1  | 3  |
| 9  | 9 28<br>8 |    |    |   | 21 |  | 29 | 1 |    | 1  |
|    |           |    |    |   |    |  |    |   | 3( | )  |
| 26 |           |    |    |   | 3  |  | 23 | 4 |    |    |

圖 28: ami33-c3 的模組擺置圖



圖 29: ami49-c1 的模組擺置圖







圖 31: ami49-c3 的模組擺置圖

其次,在第二個實驗中,我們則選取多個叢聚限制集合,其做法 是在前三個實驗樣本中,由於 xerox, hp,以及 apet 的樣本數較少,所 以只選出兩個叢聚集合做實驗,叢聚集合是以隨機的方式選取不同的 叢聚集合模組,然後進行三次的實驗;後二個樣本 ami33,以及 ami49, 我們分別選取有3個叢聚集合、4個叢聚集合,以及5個的叢聚集合的 多個叢聚限制,來作為實驗的叢聚限制,其實驗結果如表5所示。

| 樣本    | 叢聚集合 | 模組個數 | 叢聚個數             | 閒置了   | ≥間(%) | 時間(分) |  |
|-------|------|------|------------------|-------|-------|-------|--|
|       |      |      |                  | 個別    | 平均    | /     |  |
|       | m1   | 10   | 2(2, 2)          | 6.529 |       | 26    |  |
| xerox | m2   | 10   | 2(2, 2)          | 6.637 | 6.658 | 30    |  |
|       | m3   | 10   | 2(2, 2)          | 6.81  |       | 28    |  |
|       | m1   | 10   | 2(2, 2)          | 8.429 |       | 38    |  |
| hp    | m2   | 10   | 2(2, 2)          | 8.94  | 8.599 | 39    |  |
|       | m3   | 11   | 2(2, 2)          | 8.429 |       | 36    |  |
|       | m1   | 9    | 2(2, 2)          | 2.077 |       | 20    |  |
| apet  | m2   | 9    | 2(2, 2)          | 2.077 | 2.077 | 18    |  |
|       | m3   | 9    | 2(2, 2)          | 2.077 |       | 15    |  |
|       | m1   | 33   | 3(4, 4, 3)       | 9.063 |       | 65    |  |
| ami33 | m2   | 33   | 4(3, 3, 3, 2)    | 9.122 | 9.197 | 70    |  |
|       | m3   | 33   | 5(3, 2, 2, 2, 2) | 9.406 |       | 67    |  |
| ami49 | m1   | 49   | 3(6, 5, 5)       | 9.035 |       | 100   |  |
|       | m2   | 49   | 4(4, 4, 4, 4)    | 9.197 | 9.271 | 96    |  |
|       | m3   | 49   | 5(4, 3, 3, 3, 3) | 9.538 |       | 95    |  |

表 5: 多個叢聚限制的實驗結果

在表 5 之中,我們分別對每一個樣本做三次實驗,然後在把三次 的實驗結果做平均,其 xerox 在多個叢聚,叢聚的個數為 2 的限制下, 平均的閒置空間是 6.658%; hp 在多個叢聚,叢聚個數為 2 的限制下, 平均閒置空間是 8.599%; apet 在多個叢聚,叢聚個數為 2 的限制下, 平均閒置空間是 2.077%, ami33 在多個叢聚,叢聚個數分別為 3, 4, 5 的限制下,平均閒置空間是 9.197%, ami49 在多個叢聚,叢聚個數分 別為 3, 4, 5 的限制下,平均閒置空間是 9.271%; 這些樣本經過實驗, 都可以得到很好的結果。



圖 32: xerox-m1 的模組擺置圖



圖 33: xerox-m2 的模組擺置圖



圖 34: xerox-m3 的模組擺置圖



圖 35: hp-m1 的模組擺置圖



### 圖 36: hp-m2 的模組擺置圖



圖 37: hp-m3 的模組擺置圖



圖 38: apet-m1 的模組擺置圖



圖 39: apet-m2 的模組擺置圖



圖 40: apet-m3 的模組擺置圖



圖 41: ami33-m1 的模組擺置圖

















圖 46: ami49-m3 的模組擺置圖

## 第六章 結論與未來發展

#### 第一節 結論

本研究利用偶角模組列 (CBL), 來解決在叢聚限制下的不可切割 結構的平面規劃問題,以 MCNC 所建構的 xerox、hp、apet、ami33, 以及 ami49 五個樣本為例,配合模擬退火法的處理流程來求解,在求 解的過程中,我們運用多種不同的擾動方式,使擾動更加的確實,而 在擾動的方式中,有兩種的擾動方式,會產生不合理解,在這方面我 們亦運用了一些機制,使我們每次遇到不合理解的時候,皆能使它轉 換成合理解,使模擬退火法的擾動不會受到不合理解的影響,降低了 擾動的成效,所以運用此方式可以有效地提昇處理程序的效率;接下 來以我們本論文的叢聚限制演算法,來判斷所得到的解,是否符合叢 聚限制的條件,在這裡我們分別做了兩個實驗來驗証,一個是單一叢 聚限制,另外一個是多個叢聚限制,最後我們實驗証明,我們所得到 的解,其閒置空間都在 9%以下,因此可以証明利用偶角模組列(CBL) 表示法可以求到一個很好的解。

平面規劃問題已經被証明是一個 NP 問題,而且已經有很多學者利 用不同的表示法來解這個問題,但是在叢聚限制下的平面規劃問題 上,本論文是最先利用可以表示不可分割結構的偶角模組列(CBL) 表示法,來解決這個 NP 問題,並証明有很好之成效。

### 第二節 未來發展

在未來發展方面,因為本論文實驗的模組都是固定模組,因此可 以在模組上加入彈性模組,或者利用我們的叢聚限制演算法,來處理 類似的限制問題,相信也會有很好的結果。

### 參考文獻

- [1]. Y.-C. Chang, Y.-W. Chang, G.-M. Wu and S.-W. Wu, "B\*-trees: A New Representation for Non-Slicing Floorplans," in *Proceedings of the 37<sup>th</sup> ACM/IEEE Design Automation Conference*, pp. 458-463, 2000.
- [2]. K. Fujiyosi and H. Murata, "Arbitrary Convex and Concave Rectilinear Block Packing," in *Proceedings International Symposium on Physical Design*, pp. 103-110, 1999.
- [3]. P. N. Guo, C. K. Cheng, and T. Yoshimura, "An O-tree Representation of Non-Slicing Floorplan and Its Applications," in *Proceedings of the* 36<sup>th</sup> ACM/IEEE Design Automation Conference, pp. 268-273, 1999.
- [4]. Xianlong Hong, Sheqin Dong, Gang Huang, Yuchun Ma, Yici Cai, Chung-Kuan Cheng and Jun Gu, "A Non-Slicing Floorplanning Algorithm Using Corner Block List Topological Representation," in *Proceedings ASP-DAC*, pp. 833-836, 2000.
- [5]. Xianlong Hong, Sheqin Dong, Gang Huang, Yuchun Ma, Yici Cai, Chung-Kuan Cheng and Jun Gu, "Corner Block List: An Effective and Efficient Topological Representation of Non-Slicing Floorplan," in *Proceedings of ACM/IEEE Design Automation Conference (DAC-2000)*, pp. 8-12, 2000.
- [6]. M. Z. W. Kang and W. W. M. Dai, "General Floorplanning with L-Shaped, TShaped and Soft Blocks Based on Bounded Slicing Grid Structure," in *Proceedings ASP-DAC*, pp. 265-270, 1997.
- [7]. M. Z. W. Kang and W. W. M. Dai, "Topology Constrained Rectilinear Block Packing for Layout Reuse," in *Proceedings International Symposium on Physical Design*, pp. 179-186, 1998.
- [8]. M. Z. W. Kang and W. W. M. Dai, "Arbitrary Rectilinear Block

Packing Based on Sequence-Pair," in *Proceedings International Conf.* on Computer-Aided Design, pp. 259-266, 1998.

- [9]. S. Kirkpatrick et al. "Optimization by simulated annealing," *Science*, Vol. 220, pp. 671-680, 1983.
- [10]. J.-M. Lin and Y.-W. Chang, "TCG: A Transitive Closure Graph Based Representation for Non-Slicing Floorplans," in *Proceedings of ACM/IEEE Design Automation Conference (DAC-2001)*, pp. 764-769, 2001.
- [11]. Yuchun Ma, Sheqin Dong, Xianlong Hong, Yici Cai, Chung-Kuan Cheng and Jun Gu, "VLSI Floorplanning with Boundary Constraints Based on Corner Block List" in *Proceedings ASP-DAC*, pp. 509-514, 2001.
- [12]. H. Murata, K. Fujiyoshi and M. Kanedo, "VLSI/PCB Placement with Obstacles Based on Sequence-Pair," in *Proceedings International Symposium on Physical Design*, pp. 26-31, 1997.
- [13]. H. Murata and E. S. Kuh, "Sequence-pair Based Placement Method for Hard/Soft/Pre-Placed Modules," in *Proceedings International Symposium on Physical Design*, pp. 167-172, 1998.
- [14]. S. Nakatake, K. Fujiyoshi, H. Murata and Y. Kajitani, "Module Placement on BSG-Structure and IC Layout Applications," in *Proceedings of the IEEE/ACM International Conference on Computer-Aided Design*, pp. 484-493, IEEE Computer Society Press, Nov. pp. 10-14 1996.
- [15]. S. Nakatake, M. Furuya and Y. Kajitani, "Module Placement on BSG-Structure with Pre-Placed Modules and Rectilinear Modules," in *Proceedings ASP-DAC*, pp. 571-576, 1998.
- [16]. R. H. J. M. Otten, "Automatic Floorplan Design," in *Proceedings of* the 19<sup>th</sup> IEEE/ACM International Conference on Computer-Aided

Design, pp. 261-267, 1982.

- [17]. D. F. Wong and C. L. Liu, "A New Algorithm for Floorplan Design," in *Proceedings of the 23<sup>rd</sup> ACM/IEEE Design Automation Conference*, pp. 101-107, IEEE Computer Society Press, June 1986.
- [18]. J. Xu, P. N. Guo and C. K. Cheng, "Rectilinear Block Placement Using Sequence-Pair," in *Proceedings International Symposium on Physical Design*, pp. 173-178, 1998.
- [19]. F. Y. Young and D. F. Wong, "Slicing Floorplans with Range Constraint," in *Proceedings International Symposium on Physical Design*, pp. 97-102, 1999.
- [20]. F. Y. Young and D. F. Wong, "Slicing Floorplan with Boundary Constraint," in *Proceedings ASP-DAC*, pp. 17-20, 1999.
- [21]. W. S. Yuen and F. Y. Young, "Slicing Floorplan with Clustering Constraints," *IEEE Asia South Pacific Design Automation Conference*, pp. 503-508, 2001.